Politecnico di Torino
Politecnico di Torino
   
Login  
en
Politecnico di Torino
Anno Accademico 2017/18
01QSCIU
Reconfigurable computing
Dottorato di ricerca in Ingegneria Informatica E Dei Sistemi - Torino
Docente Qualifica Settore Lez Es Lab Tut Anni incarico
Sterpone Luca ORARIO RICEVIMENTO O2 ING-INF/05 20 0 0 0 9
SSD CFU Attivita' formative Ambiti disciplinari
*** N/A ***    
Presentazione
PERIODO: DICEMBRE 2017


L’obiettivo del corso è l’introduzione al paradigma della computazione riconfigurabile, oggi praticabile grazie alla potenzialità dei dispositivi elettronici esistenti quali dispositivi logici programmabili (FPGA e CPLD), multicore e sistemi integrati su chip programmabili. La computazione riconfigurabile trova applicazione in diversi contesti quali le telecomunicazioni, l’aerospazio, la biomedica e l’automotive nonché per l’accelerazione di calcoli per applicazioni matematiche e scientifiche. Nel corso saranno presentate teorie e metodi, tecniche di progetto e applicazioni scientifiche basate sul paradigma della computazione riconfigurabile. Le lezioni saranno supportate anche dall’analisi dei principali articoli di ricerca presentati sulla tematiche.

The goal of the course is the introduction of the reconfigurable computing paradigm, existing today thanks to the capabilities of electronic devices such as logic programmable devices (FPGAs and CPDs), Multicores and Systems on Programmable Chips (SoPC). The reconfigurable computing is applied to several contest such as telecommunication, aerospace, automotive, biomedical and automotive as well as for the speed-up of scientific and mathematical applications. During the course, theories and methods, design techniques and scientific applications based on the reconfigurable computing paradigm will be presented. Lectures will be supported also with the principal research papers related on the topics.
Programma
Introduction on reconfigurability. Logic Programmable Devices. Field Programmable Gate Arrays. Dynamic Reconfigurability. Partial and Dynamic reconfiguration. Reconfigurable Placement. Reconfigurable Routing. Network virtualization with FPGAs. On-chip monitoring infrastructures. Dynamically reconfigurable Circuits. Multicore Programmable Devices. Logic Emulation. Fault Simulation. Reconfigurable Coprocessors. Reconfigurable Memory Security. Reconfigurability for aerospace. Automotive reconfigurable platforms. Biomedical reconfigurable applications. Safety reconfigurable computing. Fast mathematic transformation based on reconfigurable computing.
Orario delle lezioni
Statistiche superamento esami

Programma definitivo per l'A.A.2017/18
Indietro



© Politecnico di Torino
Corso Duca degli Abruzzi, 24 - 10129 Torino, ITALY
WCAG 2.0 (Level AA)
Contatti