PORTALE DELLA DIDATTICA

Ricerca CERCA
  KEYWORD

Studio e sviluppo di software tollerante ai guasti per applicazioni safety-critical basate su RISC-V

Parole chiave PROCESSORI, RISC

Riferimenti LUCA STERPONE

Gruppi di ricerca GR-05 - ELECTRONIC CAD & RELIABILITY GROUP - CAD

Tipo tesi RICERCA APPLICATA

Descrizione L'instruction set basato sull'architettura RISC-V ha reso il medesimo processore estremamente competitivo per applicazioni embedded caratterizzate da bassi consumi ed elevate prestazioni. Nella presente tesi l'obiettivo è valutare la robustezza ai soft-error di insieme di applicazioni software basate su applicazioni critiche per la sicurezza (automotive e aerospazio) tramite lo sviluppo di una piattaforma di iniezione di guasti basata su simulatore VHDL. La tesi è svolta in collaborazione con la European Space Agency (ESA).


Scadenza validita proposta 10/09/2019      PROPONI LA TUA CANDIDATURA




© Politecnico di Torino
Corso Duca degli Abruzzi, 24 - 10129 Torino, ITALY
Contatti