PORTALE DELLA DIDATTICA

Ricerca CERCA
  KEYWORD

Area Ingegneria

Studio e progetto su silicio di unità aritmetiche floating-point approssimate a basso consumo, per applicazioni di elaborazione immagine e video.

azienda Tesi esterna in azienda    


Riferimenti MAURIZIO MARTINA, GUIDO MASERA

Riferimenti esterni Ing. Francesco Pappalardo, STMicroelectronics, Catania

Gruppi di ricerca VLSILAB (VLSI theory, design and applications)

Descrizione La tesi è proposta come attività congiunta da STMicroelectronics (sede di Catania) e Politecnico di Torino (Dipartimento di Elettronica e Telecomunicazioni).
Il lavoro si svolgerà secondo i seguenti passi principali:

1. Scelta di un settore applicativo per il quale possa essere proponibile l’uso di aritmetica floating-point approssimata (per esempio, l’elaborazione di immagini HDR - High Dynamic Range)

2. Studio della rappresentazione floating-point e dei principali algoritmi per il calcolo aritmetico

3. Sviluppo di versioni semplificate degli algoritmi di calcolo in notazione floating-point e sostituzione nell’applicazione scelta delle operazioni originali con le corrispondenti versioni semplificate

4. Verifica, mediante simulazione, della qualità e delle prestazioni dell’applicazione con aritmetica semplificata

5. Sviluppo di modelli hardware (VHDL o Verilog) per le unità aritmetiche approssimate

6. Sintesi, place and route e caratterizzazione completa delle unità progettate, per derivare l’area occupata e la potenza dissipata.

Vedi anche  proposta di tesi stm ct.docx 


Scadenza validita proposta 03/05/2020      PROPONI LA TUA CANDIDATURA




© Politecnico di Torino
Corso Duca degli Abruzzi, 24 - 10129 Torino, ITALY
Contatti