KEYWORD |
Studio e sviluppo di nuove architetture per applicazioni aerospaziali basate sul processore RISC-V
Parole chiave FAULT INJECTION, FAULT TOLERANCE, FPGA, NEURAL NETWORKS, RISC-V
Riferimenti LUCA STERPONE
Gruppi di ricerca DAUIN - AEROSPACE AND SAFETY COMPUTING LAB
Tipo tesi RICERCA APPLICATA
Descrizione L'attivitā della tesi verterā sulla progettazione di un'architettura basata su RISC-V e orientata alle applicazioni ad alte prestazioni per aerospazio. L'architettura sarā implementata su dispositivi riconfigurabili FPGA di ultima generazione tra cui Xilinx Ultrascale+ . L'attivitā della tesi č svolta in collaborazione con l'European Space Agency (ESA) e con Microchip. Nell'arco della presente tesi sarā eventualmente possibile un periodo di studio presso la sede di ESA. L'attivitā di tesi prevede una borsa di studio.
Conoscenze richieste buona conoscenza del VHDL, conoscenze base di Python e di programmazione, interesse per il progetto di sistemi hardware embedded.
Scadenza validita proposta 26/01/2024
PROPONI LA TUA CANDIDATURA